Sự miêu tả
Dòng PLD công suất cực thấp, bật tức thì, không bay hơi MachXO2 có sáu thiết bị với mật độ nằm trong khoảng từ 256 đến 6864 Bảng tra cứu (LUT).Ngoài logic có thể lập trình dựa trên LUT, chi phí thấp, các thiết bị này còn có RAM khối nhúng (EBR), RAM phân tán, Bộ nhớ flash người dùng (UFM), Vòng lặp khóa pha (PLL), hỗ trợ I/O đồng bộ nguồn tiền kỹ thuật, hỗ trợ cấu hình nâng cao bao gồm khả năng khởi động kép và các phiên bản nâng cao của các chức năng thường được sử dụng như bộ điều khiển SPI, bộ điều khiển I2 C và bộ hẹn giờ/bộ đếm.Các tính năng này cho phép các thiết bị này được sử dụng trong các ứng dụng hệ thống và người tiêu dùng khối lượng lớn, chi phí thấp.Các thiết bị MachXO2 được thiết kế trên quy trình công suất thấp không bay hơi 65 nm.Kiến trúc thiết bị có một số tính năng như I/O chênh lệch dao động thấp có thể lập trình và khả năng tắt các ngân hàng I/O, PLL trên chip và bộ tạo dao động một cách linh hoạt.Các tính năng này giúp quản lý mức tiêu thụ điện năng tĩnh và động dẫn đến mức điện năng tĩnh thấp cho tất cả các thành viên trong gia đình.Thiết bị MachXO2 có hai phiên bản – thiết bị công suất cực thấp (ZE) và thiết bị hiệu suất cao (HC và HE).Các thiết bị năng lượng cực thấp được cung cấp ở ba cấp tốc độ –1, –2 và –3, với –3 là cấp nhanh nhất.Tương tự, các thiết bị hiệu suất cao được cung cấp ở ba cấp tốc độ: –4, –5 và –6, trong đó –6 là nhanh nhất.Các thiết bị HC có bộ điều chỉnh điện áp tuyến tính bên trong hỗ trợ điện áp nguồn VCC bên ngoài là 3,3 V hoặc 2,5 V. Các thiết bị ZE và HE chỉ chấp nhận 1,2 V làm điện áp nguồn VCC bên ngoài.Ngoại trừ điện áp nguồn, cả ba loại thiết bị (ZE, HC và HE) đều tương thích về mặt chức năng và chân cắm tương thích với nhau.PLD MachXO2 có sẵn trong một loạt các gói không có halogen tiên tiến, từ WLCSP 2,5 mm x 2,5 mm tiết kiệm không gian đến 23 mm x 23 mm fpBGA.Các thiết bị MachXO2 hỗ trợ di chuyển mật độ trong cùng một gói.Bảng 1-1 cho thấy mật độ LUT, gói và các tùy chọn I/O, cùng với các tham số chính khác.Logic đồng bộ nguồn tiền kỹ thuật được triển khai trong dòng thiết bị MachXO2 hỗ trợ nhiều loại tiêu chuẩn giao diện, bao gồm LPDDR, DDR, DDR2 và chuẩn 7:1 cho I/O hiển thị.
thông số kỹ thuật: | |
Thuộc tính | Giá trị |
Loại | Mạch tích hợp (IC) |
Embedded - FPGA (Field Programmable Gate Array) | |
mfr | Công Ty Cổ Phần Bán Dẫn Lattice |
Loạt | máyXO2 |
Bưu kiện | Cái mâm |
Tình trạng một phần | Tích cực |
Số phòng thí nghiệm/câu lạc bộ | 160 |
Số phần tử logic/ô | 1280 |
Tổng số bit RAM | 65536 |
Số lượng I/O | 107 |
Cung cấp điện áp | 2.375V ~ 3.465V |
Kiểu lắp | Bề mặt gắn kết |
Nhiệt độ hoạt động | -40°C ~ 100°C (TJ) |
Gói / Trường hợp | 144-LQFP |
Gói thiết bị nhà cung cấp | 144-TQFP (20x20) |
Số sản phẩm cơ sở | LCMXO2-1200 |